基于TMS320C6455、XC5VSX95T
的6U CPCI無線通信處理平臺
1、
板卡概述
本板卡由我公司自主研發(fā),基于CPCI架構(gòu),符合PICMG2.0
D3.0標準,包含雙TI TMS320C6455、Xilinx FPGA
XC5VSX95T-1FF1136C。包括PCI和2個千兆以太網(wǎng)口;FPGA輸出的接口包括2路
AD、2路DA、2個SFP光纖,4路RS232,1套音頻接口,1個1PPS信號。電路用于軟件無線電系統(tǒng),基帶信號處理,無線仿真平臺,高速圖像采集、處理等。
|
2、
處理板技術(shù)指標 一、
DSP芯片部分
1)DSP時鐘主頻1GHz,支持1.2GHz 2)內(nèi)存總線獨立,
板載 DDR2-500
512MB 3)PCI接口支持Master和Slave,32bit/33MHz或者32bit/66MHz。
4)雙DSP與FPGA采用EMIF和Mcbps連接,EMIF支持16bit、32bit、64bit寬度,速度100MHz。
5)支持32MB-128MB Nor
Flash 6)支持千兆網(wǎng)絡(luò)接口
7)兩片C6455之間通過RapidIO的方式耦合在一起,之間雙向傳輸速率可達10Gbps。
二、FPGA芯片部分 FPGA采用
Xilinx新一代V5系列芯片,選擇型號為:XC5VSX95T-1FF1136C,XC5VSX95T
具有邏輯模塊160 x 54
大RAM模塊1,120Kb,DSP48E
640個,CMT時鐘管理6個 RocketIO GTP
16個,總IObank
20個,大使用IO數(shù)680個。 1)外接DDR2內(nèi)存條,可支持到大4GB。 2)AD器件采用ADS62P49,2路輸入,大采樣率支持250MSPS,為14bit數(shù)據(jù)。
輸入信號為76-108M,108-140M信號。信號幅值50歐姆,1V,物理接口為
SMA。 3)2路DAC輸出,器件采用AD9777,轉(zhuǎn)換率為160MHz,為16bit數(shù)據(jù)。輸出信號幅值1V,50歐姆,物理接口為SMA,J4、J5支持后走線40對差分,80根IO。
4)支持4路UART接口。 5)支持音頻Codec接口,Line、MIC輸入,Line、Phone立體聲輸出。 6)1pps秒脈沖輸入功能,接口為SMA
。 7)外部參考時鐘輸入功能,接口為SMA。 8)外部事件觸發(fā)輸入功能,接口為SMA。 9)撥碼輸入/
LED燈指示。 10) FPGA下載支持從串模式(slave
serial)和從并模式。
3、軟件功能:
1)支持PCI驅(qū)動,Window
Driver,支持板卡 master EDMA 中斷操作。
2)支持千兆網(wǎng)絡(luò)傳輸,移植LWIP協(xié)議棧,支持ping,TCP、UDP、IP傳輸協(xié)議。
3)支持Flash 、PCI
Boot引導(dǎo)方式 4)支持RapidIO
X1 X4 EDMA 中斷 數(shù)據(jù)傳輸。 5)FPGA
完整的
DDR2控制、USB、RS232、1pps
GPS 數(shù)據(jù)收發(fā)傳輸。 6)FPGA Rocket
光纖數(shù)據(jù)傳輸測試程序。
7)DSP與FPGA的EMIF口
EDMA,同步中斷傳輸,測試速率在200MB/s以上。
4、應(yīng)用領(lǐng)域 雷達、軟件無線電、圖像數(shù)據(jù)采集、廣播電視等
|